Fix build bustage from c95c9a048.
[opus.git] / celt / x86 / x86cpu.h
1 /* Copyright (c) 2014, Cisco Systems, INC
2    Written by XiangMingZhu WeiZhou MinPeng YanWang
3
4    Redistribution and use in source and binary forms, with or without
5    modification, are permitted provided that the following conditions
6    are met:
7
8    - Redistributions of source code must retain the above copyright
9    notice, this list of conditions and the following disclaimer.
10
11    - Redistributions in binary form must reproduce the above copyright
12    notice, this list of conditions and the following disclaimer in the
13    documentation and/or other materials provided with the distribution.
14
15    THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
16    ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
17    LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
18    A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER
19    OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
20    EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
21    PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
22    PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
23    LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
24    NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
25    SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
26 */
27
28 #if !defined(X86CPU_H)
29 # define X86CPU_H
30
31 # if defined(OPUS_X86_MAY_HAVE_SSE2)
32 #  define MAY_HAVE_SSE2(name) name ## _sse2
33 # else
34 #  define MAY_HAVE_SSE2(name) name ## _c
35 # endif
36
37 # if defined(OPUS_X86_MAY_HAVE_SSE4_1)
38 #  define MAY_HAVE_SSE4_1(name) name ## _sse4_1
39 # else
40 #  define MAY_HAVE_SSE4_1(name) name ## _c
41 # endif
42
43 # if defined(OPUS_HAVE_RTCD)
44 int opus_select_arch(void);
45 # endif
46
47 /*gcc appears to emit MOVDQA's to load the argument of an _mm_cvtepi16_epi32()
48   when optimizations are disabled, even though the actual PMOVSXWD instruction
49   takes an m64. Unlike a normal m64 reference, these require 16-byte alignment
50   and load 16 bytes instead of 8, possibly reading out of bounds.
51
52   We can insert an explicit MOVQ using _mm_loadl_epi64(), which should have the
53   same semantics as an m64 reference in the PMOVSXWD instruction itself, but
54   gcc is not smart enough to optimize this out when optimizations ARE enabled.*/
55 # if !defined(__OPTIMIZE__)
56 #  define OP_CVTEPI16_EPI32_M64(x) \
57  (_mm_cvtepi16_epi32(_mm_loadl_epi64((__m128i *)(x))))
58 # else
59 #  define OP_CVTEPI16_EPI32_M64(x) \
60  (_mm_cvtepi16_epi32(*(__m128i *)(x)))
61 # endif
62
63 #endif