Initial Skype commit taken from FreeSwitch, which got it from the IETF draft.
[opus.git] / src / SKP_Silk_LPC_synthesis_filter.c
1 /***********************************************************************\r
2 Copyright (c) 2006-2010, Skype Limited. All rights reserved. \r
3 Redistribution and use in source and binary forms, with or without \r
4 modification, (subject to the limitations in the disclaimer below) \r
5 are permitted provided that the following conditions are met:\r
6 - Redistributions of source code must retain the above copyright notice,\r
7 this list of conditions and the following disclaimer.\r
8 - Redistributions in binary form must reproduce the above copyright \r
9 notice, this list of conditions and the following disclaimer in the \r
10 documentation and/or other materials provided with the distribution.\r
11 - Neither the name of Skype Limited, nor the names of specific \r
12 contributors, may be used to endorse or promote products derived from \r
13 this software without specific prior written permission.\r
14 NO EXPRESS OR IMPLIED LICENSES TO ANY PARTY'S PATENT RIGHTS ARE GRANTED \r
15 BY THIS LICENSE. THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND \r
16 CONTRIBUTORS ''AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING,\r
17 BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND \r
18 FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE \r
19 COPYRIGHT OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, \r
20 INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT\r
21 NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF \r
22 USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON \r
23 ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT \r
24 (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE \r
25 OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
26 ***********************************************************************/\r
27 \r
28 /*                                                                      *\r
29  * SKP_Silk_LPC_synthesis_filter.c                                    *\r
30  * Coefficients are in Q12                                              *\r
31  *                                                                      *\r
32  * even order AR filter                                                 *\r
33  *                                                                      */\r
34 #include "SKP_Silk_SigProc_FIX.h"\r
35 \r
36 /* even order AR filter */\r
37 void SKP_Silk_LPC_synthesis_filter(\r
38     const SKP_int16 *in,        /* I:   excitation signal */\r
39     const SKP_int16 *A_Q12,     /* I:   AR coefficients [Order], between -8_Q0 and 8_Q0 */\r
40     const SKP_int32 Gain_Q26,   /* I:   gain */\r
41     SKP_int32 *S,               /* I/O: state vector [Order] */\r
42     SKP_int16 *out,             /* O:   output signal */\r
43     const SKP_int32 len,        /* I:   signal length */\r
44     const SKP_int Order         /* I:   filter order, must be even */\r
45 )\r
46 {\r
47     SKP_int   k, j, idx, Order_half = SKP_RSHIFT( Order, 1 );\r
48     SKP_int32 SA, SB, Atmp, A_align_Q12[SigProc_MAX_ORDER_LPC >> 1], out32_Q10, out32;\r
49 \r
50     /* Order must be even */\r
51     SKP_assert( 2*Order_half == Order );\r
52 \r
53     /* combine two A_Q12 values and ensure 32-bit alignment */\r
54     for( k = 0; k < Order_half; k++ ) {\r
55         idx = SKP_SMULBB( 2, k );\r
56         A_align_Q12[k] = (((SKP_int32)A_Q12[idx]) & 0x0000ffff) | SKP_LSHIFT( (SKP_int32)A_Q12[idx+1], 16 );\r
57     }\r
58 \r
59     /* S[] values are in Q14 */\r
60     for( k = 0; k < len; k++ ) {\r
61         SA = S[Order-1];\r
62         out32_Q10 = 0;\r
63         for( j=0;j<(Order_half-1); j++ ) {\r
64             idx = SKP_SMULBB( 2, j ) + 1;\r
65             /* multiply-add two prediction coefficients for each loop */\r
66             /* NOTE: the code below loads two int16 values in an int32, and multiplies each using the   */\r
67             /* SMLAWB and SMLAWT instructions. On a big-endian CPU the two int16 variables would be     */\r
68             /* loaded in reverse order and the code will give the wrong result. In that case swapping   */\r
69             /* the SMLAWB and SMLAWT instructions should solve the problem.                             */\r
70             Atmp = A_align_Q12[j];\r
71             SB = S[Order - 1 - idx];\r
72             S[Order - 1 - idx] = SA;\r
73             out32_Q10 = SKP_SMLAWB( out32_Q10, SA, Atmp );\r
74             out32_Q10 = SKP_SMLAWT( out32_Q10, SB, Atmp );\r
75             SA = S[Order - 2 - idx];\r
76             S[Order - 2 - idx] = SB;\r
77         }\r
78 \r
79         /* unrolled loop: epilog */\r
80         Atmp = A_align_Q12[Order_half-1];\r
81         SB = S[0];\r
82         S[0] = SA;\r
83         out32_Q10 = SKP_SMLAWB( out32_Q10, SA, Atmp );\r
84         out32_Q10 = SKP_SMLAWT( out32_Q10, SB, Atmp );\r
85 \r
86         /* apply gain to excitation signal and add to prediction */\r
87         out32_Q10 = SKP_ADD_SAT32( out32_Q10, SKP_SMULWB( Gain_Q26, in[k] ) );\r
88 \r
89         /* scale to Q0 */\r
90         out32 = SKP_RSHIFT_ROUND( out32_Q10, 10 );\r
91 \r
92         /* saturate output */\r
93         out[k] = (SKP_int16)SKP_SAT16( out32 );\r
94 \r
95         /* move result into delay line */\r
96         S[Order - 1] = SKP_LSHIFT_SAT32( out32_Q10, 4 );\r
97     }\r
98 }\r