Adding AVX config switches
[opus.git] / celt / x86 / x86cpu.c
1 /* Copyright (c) 2014, Cisco Systems, INC
2    Written by XiangMingZhu WeiZhou MinPeng YanWang
3
4    Redistribution and use in source and binary forms, with or without
5    modification, are permitted provided that the following conditions
6    are met:
7
8    - Redistributions of source code must retain the above copyright
9    notice, this list of conditions and the following disclaimer.
10
11    - Redistributions in binary form must reproduce the above copyright
12    notice, this list of conditions and the following disclaimer in the
13    documentation and/or other materials provided with the distribution.
14
15    THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
16    ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
17    LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
18    A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER
19    OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
20    EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
21    PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
22    PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
23    LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
24    NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
25    SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
26 */
27
28 #ifdef HAVE_CONFIG_H
29 #include "config.h"
30 #endif
31
32 #include "cpu_support.h"
33 #include "macros.h"
34 #include "main.h"
35 #include "pitch.h"
36 #include "x86cpu.h"
37
38 #if (defined(OPUS_X86_MAY_HAVE_SSE) && !defined(OPUS_X86_PRESUME_SSE)) || \
39   (defined(OPUS_X86_MAY_HAVE_SSE2) && !defined(OPUS_X86_PRESUME_SSE2)) || \
40   (defined(OPUS_X86_MAY_HAVE_SSE4_1) && !defined(OPUS_X86_PRESUME_SSE4_1))
41
42
43 #if defined(_MSC_VER)
44
45 #include <intrin.h>
46 static _inline void cpuid(unsigned int CPUInfo[4], unsigned int InfoType)
47 {
48         __cpuid((int*)CPUInfo, InfoType);
49 }
50
51 #else
52
53 #if defined(CPU_INFO_BY_C)
54 #include <cpuid.h>
55 #endif
56
57 static void cpuid(unsigned int CPUInfo[4], unsigned int InfoType)
58 {
59 #if defined(CPU_INFO_BY_ASM)
60 #if defined(__i386__) && defined(__PIC__)
61 /* %ebx is PIC register in 32-bit, so mustn't clobber it. */
62     __asm__ __volatile__ (
63         "xchg %%ebx, %1\n"
64         "cpuid\n"
65         "xchg %%ebx, %1\n":
66         "=a" (CPUInfo[0]),
67         "=r" (CPUInfo[1]),
68         "=c" (CPUInfo[2]),
69         "=d" (CPUInfo[3]) :
70         "0" (InfoType)
71     );
72 #else
73     __asm__ __volatile__ (
74         "cpuid":
75         "=a" (CPUInfo[0]),
76         "=b" (CPUInfo[1]),
77         "=c" (CPUInfo[2]),
78         "=d" (CPUInfo[3]) :
79         "0" (InfoType)
80     );
81 #endif
82 #elif defined(CPU_INFO_BY_C)
83     __get_cpuid(InfoType, &(CPUInfo[0]), &(CPUInfo[1]), &(CPUInfo[2]), &(CPUInfo[3]));
84 #endif
85 }
86
87 #endif
88
89 typedef struct CPU_Feature{
90     /*  SIMD: 128-bit */
91     int HW_SSE;
92     int HW_SSE2;
93     int HW_SSE41;
94     /*  SIMD: 256-bit */
95     int HW_AVX;
96 } CPU_Feature;
97
98 static void opus_cpu_feature_check(CPU_Feature *cpu_feature)
99 {
100     unsigned int info[4] = {0};
101     unsigned int nIds = 0;
102
103     cpuid(info, 0);
104     nIds = info[0];
105
106     if (nIds >= 1){
107         cpuid(info, 1);
108         cpu_feature->HW_SSE = (info[3] & (1 << 25)) != 0;
109         cpu_feature->HW_SSE2 = (info[3] & (1 << 26)) != 0;
110         cpu_feature->HW_SSE41 = (info[2] & (1 << 19)) != 0;
111         cpu_feature->HW_AVX = (info[2] & (1 << 28)) != 0;
112     }
113     else {
114         cpu_feature->HW_SSE = 0;
115         cpu_feature->HW_SSE2 = 0;
116         cpu_feature->HW_SSE41 = 0;
117         cpu_feature->HW_AVX = 0;
118     }
119 }
120
121 int opus_select_arch(void)
122 {
123     CPU_Feature cpu_feature;
124     int arch;
125
126     opus_cpu_feature_check(&cpu_feature);
127
128     arch = 0;
129     if (!cpu_feature.HW_SSE)
130     {
131        return arch;
132     }
133     arch++;
134
135     if (!cpu_feature.HW_SSE2)
136     {
137        return arch;
138     }
139     arch++;
140
141     if (!cpu_feature.HW_SSE41)
142     {
143         return arch;
144     }
145     arch++;
146
147     if (!cpu_feature.HW_AVX)
148     {
149         return arch;
150     }
151     arch++;
152
153     return arch;
154 }
155
156 #endif